Vous voulez être sûr que vos cadeaux seront sous le sapin de Noël à temps? Nos magasins vous accueillent à bras ouverts. La plupart de nos magasins sont ouverts également les dimanches, vous pouvez vérifier les heures d'ouvertures sur notre site.
  •  Retrait gratuit dans votre magasin Club
  •  7.000.000 titres dans notre catalogue
  •  Payer en toute sécurité
  •  Toujours un magasin près de chez vous     
Vous voulez être sûr que vos cadeaux seront sous le sapin de Noël à temps? Nos magasins vous accueillent à bras ouverts. La plupart de nos magasins sont ouverts également les dimanches, vous pouvez vérifier les heures d'ouvertures sur notre site.
  •  Retrait gratuit dans votre magasin Club
  •  7.000.0000 titres dans notre catalogue
  •  Payer en toute sécurité
  •  Toujours un magasin près de chez vous

Nano-Scale CMOS Analog Circuits

Models and CAD Techniques for High-Level Design

Soumya Pandit, Chittaranjan Mandal, Amit Patra
Livre relié | Anglais
209,45 €
+ 418 points
Date de disponibilité inconnue
Passer une commande en un clic
Payer en toute sécurité
Livraison en Belgique: 3,99 €
Livraison en magasin gratuite

Description

Reliability concerns and the limitations of process technology can sometimes restrict the innovation process involved in designing nano-scale analog circuits. The success of nano-scale analog circuit design requires repeat experimentation, correct analysis of the device physics, process technology, and adequate use of the knowledge database.

Starting with the basics, Nano-Scale CMOS Analog Circuits: Models and CAD Techniques for High-Level Design introduces the essential fundamental concepts for designing analog circuits with optimal performances. This book explains the links between the physics and technology of scaled MOS transistors and the design and simulation of nano-scale analog circuits. It also explores the development of structured computer-aided design (CAD) techniques for architecture-level and circuit-level design of analog circuits.

The book outlines the general trends of technology scaling with respect to device geometry, process parameters, and supply voltage. It describes models and optimization techniques, as well as the compact modeling of scaled MOS transistors for VLSI circuit simulation.

- Includes two learning-based methods: the artificial neural network (ANN) and the least-squares support vector machine (LS-SVM) method

- Provides case studies demonstrating the practical use of these two methods

- Explores circuit sizing and specification translation tasks

- Introduces the particle swarm optimization technique and provides examples of sizing analog circuits

- Discusses the advanced effects of scaled MOS transistors like narrow width effects, and vertical and lateral channel engineering


Nano-Scale CMOS Analog Circuits: Models and CAD Techniques for High-Level Design

describes the models and CAD techniques, explores the physics of MOS transistors, and considers the design challenges involving statistical variations of process technology parameters and reliability constraints related to circuit design.

Spécifications

Parties prenantes

Auteur(s) :
Editeur:

Contenu

Nombre de pages :
408
Langue:
Anglais

Caractéristiques

EAN:
9781466564268
Date de parution :
20-02-14
Format:
Livre relié
Format numérique:
Genaaid
Dimensions :
163 mm x 234 mm
Poids :
680 g

Les avis