•  Retrait gratuit dans votre magasin Club
  •  7.000.000 titres dans notre catalogue
  •  Payer en toute sécurité
  •  Toujours un magasin près de chez vous     
  •  Retrait gratuit dans votre magasin Club
  •  7.000.000 titres dans notre catalogue
  •  Payer en toute sécurité
  •  Toujours un magasin près de chez vous
  1. Accueil
  2. Livres
  3. Sciences humaines
  4. Sciences
  5. Technique
  6. Électronique
  7. High Throughput Low Power Architecture for Network-on-chip

High Throughput Low Power Architecture for Network-on-chip

Network-on-Chip

Mohamed Abd El Ghany, Darek Korzec, Mohammed Ismail
Livre broché | Anglais
67,45 €
+ 134 points
Livraison sous 1 à 4 semaines
Passer une commande en un clic
Payer en toute sécurité
Livraison en Belgique: 3,99 €
Livraison en magasin gratuite

Description

To keep pace with market demand for more performance and functionality in electronic products like mobile phones, digital cameras, computers and digital televisions, manufacturers pack billions of transistors onto a single chip. Increasing transistor density, higher operating frequencies drive today's semiconductor industry scenery. Under these conditions, there is a desire to create Network-on-Chip (NoC); the implementation and integration of multiple computer or entire electronic systems (microcontroller, memory block, timers, peripherals, etc..) on a single chip. High throughput architecture to achieve high performance NoC is the target for the proposed research. The proposed architecture can also improve the latency of the network. Another proposed research area is to design a low power switch to achieve power-efficient NoC. To the best of our knowledge, this is the first in depth analysis on circuit level to optimize performance of different NoC typologies.

Spécifications

Parties prenantes

Auteur(s) :
Editeur:

Contenu

Nombre de pages :
180
Langue:
Anglais

Caractéristiques

EAN:
9783659232350
Format:
Livre broché
Dimensions :
150 mm x 220 mm

Les avis